数字电路中D与Q的含义

问题描述:

数字电路中D与Q的含义

这是程序中断接口电路
图中的高亮的D和Q是什么意思?
1个回答 分类:综合 2014-11-06

问题解答:

我来补答
触发器具有记忆功能,是构成时序逻辑的基本单元,D 是触发器(计数器、存储器)的数据输入信号;Q 是触发器的数据输出信号.图中采用 D型触发器,在时钟的上升沿数据被锁存:
Qn+1 = D (CP↑).
这是可屏蔽中断触发方式的电路结构,屏蔽触发器 MASK 被程序置位,则 Q‘ = 0 ,中断请求信号 D
不会被中断寄存器 INTR 锁存,CPU 就不会响应中断请求;MASK 复位,中断信号通道打开.
再问: 可书上说: 当设备准备就绪(下方D=1),且该设备未被屏蔽(MASK = 0)时,CPU的中断查询信号可将中断请求触发器置1(INTR=1) 到底INTR被置1时,INTR的D端输入的是0还是1?
再答: 如图,D1 = 1 ,Q1 = 1 ,MASK = 0,Q2’ (非Q2)= 1,通过两级非逻辑,D2 =1 ,INTR = 1。
如果仅用逻辑图表达,Q1 上方就是一个与门,Q2' 是控制端,Q1 是信号端。本图是实际电路结构,集成电路内部工艺用与非门方便。
 
 
展开全文阅读
剩余:2000